Název: Performance of digital adder architectures in 180nm CMOS standard-cell technology
Autoři: Pilato, Luca
Saponara, Sergio
Fanucci, Luca
Citace zdrojového dokumentu: 2016 International Conference on Applied Electronics: Pilsen, 6th – 7th September 2016, Czech Republic, p.211-214.
Datum vydání: 2016
Nakladatel: Západočeská univerzita v Plzni
Typ dokumentu: konferenční příspěvek
conferenceObject
URI: http://hdl.handle.net/11025/35283
ISBN: 978–80–261–0601–2 (Print)
978–80–261–0602–9 (Online)
ISSN: 1803–7232 (Print)
1805–9597 (Online)
Klíčová slova: sčítání;zpoždění;počítačová architektura;poptávka po energii;logická brána;technologie CMOS;teorie složitosti
Klíčová slova v dalším jazyce: adders;delays;computer architecture;power demand;logic gate;CMOS technology;complexity theory
Abstrakt v dalším jazyce: In this paper, we present and compare the design and the performances of ten different implementations for a 16-bit adder in a 180nm CMOS standard-cell technology. Ripple carry adder, increment adder, triangle adder, uniform and progressive carry select adder, uniform and progressive carry bypass adder, conditional adder, ripple carry look ahead adder and hierarchical carry look ahead adder are taken into account. Every architecture is explained, highlighting the pros and cons. Finally, the results of area complexity, worst path timing and average power consumption for each implementation are shown.
Práva: © Západočeská univerzita v Plzni
Vyskytuje se v kolekcích:Applied Electronics 2016
Applied Electronics 2016

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Pilato.pdfPlný text349,31 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/35283

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.