Název: A 79μW 0.24mm28-channel neural signal recording front-end integrated circuit
Autoři: Rehman, Sami Ur
Kamboh, Awais
Yang, Yuning
Citace zdrojového dokumentu: 2017 International Conference on Applied Electronics: Pilsen, 5th – 6th September 2017, Czech Republic, p.183-186.
Datum vydání: 2017
Nakladatel: Západočeská univerzita v Plzni
Typ dokumentu: konferenční příspěvek
conferenceObject
URI: http://hdl.handle.net/11025/35436
ISBN: 978–80–261–0641–8 (Print)
978–80–261–0642–5 (Online)
ISSN: 1803–7232 (Print)
1805–9597 (Online)
Klíčová slova: nízký výkon;nervový záznam;protéza;SAR ADC;nervový zesilovač;SNR
Klíčová slova v dalším jazyce: low power;neural recording;prosthesis;SAR ADC;neural amplifier;SNR
Abstrakt v dalším jazyce: This brief presents a new architecture for an ultra-low power and area-efficient 8-channel prototype of a neural signal recording front-end circuitry. For implantable neural recording circuits, low power and low area are two of the most critical requirements. In contrast to architectures existing in the literature, the presented recording path is centered on a single high-performance programmable gain-bandwidth amplifier, instead of employing a separate stand-alone amplifier for each electrode. The resulting circuitry requires smaller area and less power compared to all previously published designs. Implemented in 0.5μm CMOS and a supply voltage of 1.8V, the 8-channel recording path is measured to consume a total of 79μW of power and a net area of 0.24mm 2 . Therefore, allowing suitability of our design to be used in high channel count environments.
Práva: © Západočeská univerzita v Plzni
Vyskytuje se v kolekcích:Applied Electronics 2017
Applied Electronics 2017

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Rehman2.pdfPlný text816,22 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/35436

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.