Full metadata record
DC poleHodnotaJazyk
dc.contributor.advisorHolík Michael, Ing. Ph.D.
dc.contributor.authorFarkaš, Martin
dc.contributor.refereeBroulím Pavel, Ing. Ph.D.
dc.date.accepted2021-6-15
dc.date.accessioned2021-11-26T13:03:15Z-
dc.date.available2020-10-9
dc.date.available2021-11-26T13:03:15Z-
dc.date.issued2021
dc.date.submitted2021-5-27
dc.identifier85610
dc.identifier.urihttp://hdl.handle.net/11025/46084-
dc.description.abstractTato práce se věnuje přenosu dat mezi PC a FPGA za pomocí PCI Express (PCIe) rozhraní. V teoretické části diplomové práce je popsán přehled dnes běžně dostupných rozhraní pro přenos dat na straně PC. Dále je detailněji popsáno rozhraní PCIe. Druhá část diplomové práce se věnuje implementaci PCIe rozhraní v FPGA. Realizovaný systém je kombinací dostupných IP jader a vlastního kódu, který je napsán v jazyce VHDL. PC aplikace je napsána v jazyce C++. Na realizovaném systému je ukázán přenos dat mezi pamětí a PC. Maximální dosažená propustnost z FPGA do PC byla 1646 MB/s a z PC do FPGA byla maximální dosažená propustnost 1257 MB/s.cs
dc.formatix, 46 s.
dc.language.isocs
dc.publisherZápadočeská univerzita v Plzni
dc.rightsPlný text práce je přístupný bez omezení
dc.subjectpci expresscs
dc.subjectusbcs
dc.subjectthunderboltcs
dc.subjectfirewirecs
dc.subjectpolarfirecs
dc.subjectmicrosemics
dc.subjectlibero soccs
dc.subjectpropustnost.cs
dc.titleVyužití rozhraní na bázi PCI-Express pro akviziční systémy s velkou datovou propustnostícs
dc.title.alternativeApplication of the PCI-Express based interface in acquisition systems operating at high data transfer rateen
dc.typediplomová práce
dc.thesis.degree-nameIng.
dc.thesis.degree-levelNavazující
dc.thesis.degree-grantorZápadočeská univerzita v Plzni. Fakulta elektrotechnická
dc.thesis.degree-programElektrotechnika a informatika
dc.description.resultObhájeno
dc.description.abstract-translatedThis thesis deals with data transfer between PC and FPGA device using PCI Express (PCIe) interface. The theoretical part of the thesis describes an overview of commonly available PC interfaces for data transfers. The next chapter describes the PCIe interface in more detail. The second part of this thesis is devoted to the implementation of the PCIe interface in the FPGA kit. The implemented system is a combination of available IP cores and custom code, which is written in VHDL language. The PC application is written in C++ language. The implemented system demonstrates data transfer between FPGA memory and PC. The maximum achieved throughput from FPGA to PC was 1646 MB/s and from PC to FPGA the maximum achieved throughput was 1257 MB/s.en
dc.subject.translatedpci expressen
dc.subject.translatedusben
dc.subject.translatedthunderbolten
dc.subject.translatedfirewireen
dc.subject.translatedpolarfireen
dc.subject.translatedmicrosemien
dc.subject.translatedlibero socen
dc.subject.translatedthroughput.en
Vyskytuje se v kolekcích:Diplomové práce / Theses (KEI)

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Farkas_diplomova_prace.pdfPlný text práce2,74 MBAdobe PDFZobrazit/otevřít
PosudekOponentaSTAG.pdfPosudek oponenta práce40,59 kBAdobe PDFZobrazit/otevřít
PosudekVedoucihoSTAG.pdfPosudek vedoucího práce38,87 kBAdobe PDFZobrazit/otevřít
ProtokolSPrubehemObhajobySTAG.pdfPrůběh obhajoby práce23,35 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/46084

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.