Název: New structures of 2n ± 1 modular adders for FPGAs
Autoři: Younes, Dina
Šteffan, Pavel
Citace zdrojového dokumentu: Electroscope. 2011, č. 4, EDS 2011.
Datum vydání: 2011
Nakladatel: Západočeská univerzita v Plzni, Fakulta elektrotechnická
Typ dokumentu: konferenční příspěvek
conferenceObject
URI: http://147.228.94.30/images/PDF/Rocnik2011/Cislo4_2011/r5c4c8.pdf
http://hdl.handle.net/11025/627
ISSN: 1802-4564
Klíčová slova: soustava zbytkových tříd;modulo 2n+1 sčítačky;programovatelná hradelná pole
Klíčová slova v dalším jazyce: residue number system;modulo 2n+1 adders;field programmable gate array
Abstrakt v dalším jazyce: Two new structures of residue number system (RNS) adders for moduli 2n –1, 2n +1 are presented in this paper. The main idea is the utilization of the prefix computation technique in order to make the correction stage enclosed in the addition process instead of leaving it as the last stage of the modular addition. This provides faster and more efficient applications. Both designs allow efficient implementation on field programmable gate array (FPGA). Carry ripple adders (CRA) were utilized in the two structures due to the dedicated carry ripple logic built-in FPGAs. The proposed designs were implemented on Spartan-3 xc3s200-ft256-4 FPGA. A comparison with already published designs was done in terms of time and area consumption and showed significant time savings up to 44.7%.
Práva: Copyright © 2007-2010 Electroscope. All Rights Reserved.
Vyskytuje se v kolekcích:Číslo 4 - EDS 2011 (2011)
Číslo 4 - EDS 2011 (2011)

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
r5c4c7.pdf565,77 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/627

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.