Full metadata record
DC pole | Hodnota | Jazyk |
---|---|---|
dc.contributor.advisor | Bartl, Matouš | |
dc.contributor.author | Švejda, Martin | |
dc.contributor.referee | Hammerbauer, Jiří | |
dc.date.accepted | 2013-06-05 | |
dc.date.accessioned | 2014-02-06T12:58:20Z | |
dc.date.available | 2012-10-15 | cs |
dc.date.available | 2014-02-06T12:58:20Z | |
dc.date.issued | 2013 | |
dc.date.submitted | 2013-05-09 | |
dc.identifier | 53381 | |
dc.identifier.uri | http://hdl.handle.net/11025/10062 | |
dc.description.abstract | Diplomová práce je zaměřena na návrh a konstrukci síťového spínaného zdroje s výstupním napětím regulovatelným v rozsahu 0 až 70 V a nastavitelným proudovým omezením do 15 A. Na začátku je dle rozboru používaných koncepcí vybrána topologie plného můstku s izolovaným výstupem. Napájení tranzistorů MOSFET v můstku, měřicích a řídících obvodů obstarává pomocný zdroj topologie izolujícího blokujícího měniče, který je řízen integrovaným PWM kontrolérem UC3842 a obsahuje pět sekundárních izolovaných vícehladinových odboček. Řízení můstkového měniče zajišťuje 32-bitový digitální signálový procesor TMS320F28044 firmy Texas Instrument. Buzení tranzistorů MOSFET zprostředkovává integrovaný obvod HCPL-316J. Navržený je též aktivní PFC filtr s číslicovým řízením prostřednictvím zmíněného procesoru. V rámci práce byl napsán článek na mezinárodní vědeckou konferenci EPE 2013 (Electric Power Engineering), konanou ve dnech 28. - 30. 5. 2013 v Ostravě. Název článku je: Vliv regulačního algoritmu na dynamické parametry procesorem řízeného spínaného zdroje a porovnání výpočetních rychlostí regulační smyčky. Pro určení nejvhodnějšího číslicového regulátoru navrženého zdroje jsou uvedeny tři PS regulační algoritmy, obsažené v tomto článku. | cs |
dc.format | 78 s. (19 376 znaků) | cs |
dc.format.mimetype | application/pdf | |
dc.language.iso | cs | cs |
dc.publisher | Západočeská univerzita v Plzni | cs |
dc.relation.isreferencedby | https://portal.zcu.cz/StagPortletsJSR168/CleanUrl?urlid=prohlizeni-prace-detail&praceIdno=53381 | - |
dc.rights | Plný text práce je přístupný bez omezení. | cs |
dc.subject | plný můstek | cs |
dc.subject | flyback | cs |
dc.subject | UC3842 | cs |
dc.subject | impulzní transformátor | cs |
dc.subject | HCPL-316J | cs |
dc.subject | TMS320F28044 | cs |
dc.subject | PS regulátor | cs |
dc.subject | měření napětí | cs |
dc.subject | měření proudu | cs |
dc.subject | aktivní PFC filtr | cs |
dc.title | Síťový spínaný zdroj s regulovatelným výstupem 0-70V/15A | cs |
dc.title.alternative | Regulated 0-70V/15A switching mode power supply | en |
dc.type | diplomová práce | cs |
dc.thesis.degree-name | Ing. | cs |
dc.thesis.degree-level | Navazující | cs |
dc.thesis.degree-grantor | Západočeská univerzita v Plzni. Fakulta elektrotechnická | cs |
dc.description.department | Katedra elektroenergetiky a ekologie | cs |
dc.thesis.degree-program | Aplikovaná elektrotechnika | cs |
dc.description.result | Obhájeno | cs |
dc.rights.access | openAccess | en |
dc.description.abstract-translated | The Master's thesis is focused on design and construction of a switching mode power supply with regulated output voltage 0-70 V and adjustable current limitation up to 15 A. There was chosen full-bridge converter topology provides a galvanic separation. An auxiliary power supply (Flyback converter) energizes MOSFETs in the full-bridge converter and measuring and controlling circuits. It is driven by a PWM controller UC3842 and contains five isolated secondary windings with a several voltage levels. Full bridge converter is controlled by a digital signal processor TMS320F28044 from Texas Instruments. Integrated circuits HCPL-316J are used for driving the MOSFETs in the full-bridge converter. There is also a design of an active PFC that is controlled digitally by mentioned processor. Within the writing of this paper, a contribution on The International Scientific Conference EPE 2013 (Electric Power Engineering) was written. The conference is held from May 28th to May 30th, 2013 and contribution is named: Influence of a regulation algorithm on dynamic parameters of a switch-mode power supply controlled by processor and comparison of a computation speeds of the regulation loop. Three PS regulation algorithms from this contribution are tested to determine the most advantageous digital regulator for this power supply. | en |
dc.subject.translated | full bridge | en |
dc.subject.translated | flyback | en |
dc.subject.translated | UC3842 | en |
dc.subject.translated | impulse transformer | en |
dc.subject.translated | HCPL-316J | en |
dc.subject.translated | TMS320F28044 | en |
dc.subject.translated | PS regulator | en |
dc.subject.translated | measuring of voltage | en |
dc.subject.translated | measuring of current | en |
dc.subject.translated | active PFC | en |
Vyskytuje se v kolekcích: | Diplomové práce / Theses (KEE) |
Soubory připojené k záznamu:
Soubor | Popis | Velikost | Formát | |
---|---|---|---|---|
DP_Svejda.pdf | Plný text práce | 2,63 MB | Adobe PDF | Zobrazit/otevřít |
053381_vedouci.pdf | Posudek vedoucího práce | 339,05 kB | Adobe PDF | Zobrazit/otevřít |
053381_oponent.pdf | Posudek oponenta práce | 397,68 kB | Adobe PDF | Zobrazit/otevřít |
053381_hodnoceni.pdf | Průběh obhajoby práce | 207,29 kB | Adobe PDF | Zobrazit/otevřít |
Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam:
http://hdl.handle.net/11025/10062
Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.