Full metadata record
DC poleHodnotaJazyk
dc.contributor.authorŠotner, Roman
dc.contributor.authorProkop, Roman
dc.contributor.authorJeřábek, Jan
dc.contributor.authorKledrowetz, Vilém
dc.contributor.authorFujcik, Lukáš
dc.contributor.authorDostál, Tomáš
dc.date.accessioned2019-09-25T06:10:15Z-
dc.date.available2019-09-25T06:10:15Z-
dc.date.issued2015
dc.identifier.citation2015 International Conference on Applied Electronics: Pilsen, 8th – 9th September 2015, Czech Republic, p.225-228.en
dc.identifier.isbn978-80-261-0385-1 (Print)
dc.identifier.isbn978-80-261-0386-8 (Online)
dc.identifier.issn1803-7232 (Print)
dc.identifier.issn1805-9597 (Online)
dc.identifier.urihttp://hdl.handle.net/11025/35127
dc.format4 s.cs
dc.format.mimetypeapplication/pdf
dc.language.isoenen
dc.publisherZápadočeská univerzita v Plznics
dc.rights© University of West Bohemiaen
dc.subjecttranzistorycs
dc.subjectsystematikacs
dc.subjectzrcadlacs
dc.subjectstandardycs
dc.subjectintegrované obvody CMOScs
dc.subjectprstycs
dc.subjectzpracování signálucs
dc.titleDesign of current-controlled current conveyor stage with systematic current offset reductionen
dc.typekonferenční příspěvekcs
dc.typeconferenceObjecten
dc.rights.accessopenAccessen
dc.type.versionpublishedVersionen
dc.description.abstract-translatedThis contribution presents modification of current-controlled current conveyor (CCCII) designed in order to reduce the systematic DC current offset of transfer between X and Z terminal and also an example of practical design including practical guideline and recommendations. Simulations in Cadence Spectre simulator with ON Semiconductor/AMIS I2T100 based on 0.7 μm technology CMOS07 were provided for verification of discussed features.en
dc.subject.translatedtransistorsen
dc.subject.translatedsystematicsen
dc.subject.translatedmirrorsen
dc.subject.translatedstandardsen
dc.subject.translatedCMOS integrated circuitsen
dc.subject.translatedfingersen
dc.subject.translatedsignal processingen
dc.type.statusPeer-revieweden
Vyskytuje se v kolekcích:Applied Electronics 2015
Applied Electronics 2015

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Sotner.pdfPlný text377,32 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/35127

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.